Synopsys realiza primeiro teste do IP LPDDR6 no avançado processo N2P da TSMC com velocidade de até 86 GB/s

Synopsys testa LPDDR6 no nó N2P da TSMC, atingindo 86 GB/s, avanço importante para memórias móveis de alta performance.
Atualizado há 10 horas
Synopsys realiza primeiro teste do IP LPDDR6 no avançado processo N2P da TSMC com velocidade de até 86 GB/s
(Imagem/Reprodução: Wccftech)
Resumo da notícia
    • A Synopsys validou o funcionamento do IP LPDDR6 usando o processo avançado N2P da TSMC, atingindo até 86 GB/s de transferência.
    • Você pode esperar dispositivos móveis mais rápidos e com melhor eficiência energética com essa tecnologia.
    • Esse avanço melhora a produção de memórias móveis, impulsionando o desenvolvimento de eletrônicos de alta performance.
    • A tecnologia será importante para aplicações de inteligência artificial e dispositivos de baixo consumo.
CONTINUA DEPOIS DA PUBLICIDADE

A Synopsys revelou o primeiro teste bem-sucedido do seu bloco de IP LPDDR6 na plataforma de fabricação da TSMC, usando o avançado nó N2P. Com capacidade de atingir uma taxa de transferência de até 86 GB/s, essa inovação promete transformar dispositivos móveis, combinando alta velocidade com menor consumo energético. Essa foi uma das primeiras etapas de implantação do LPDDR6 IP da Synopsys nesse processo de ponta, marcando um avanço importante no setor de semicondutores.

Primeira ativação do chip e importância da tecnologia

A etapa inicial do “silicon bring-up” refere-se ao teste de energia do chip versão de produção, verificando a funcionalidade dos componentes, como o controlador e a interface PHY. Para esse teste, a Synopsys utilizou o nó N2P da TSMC, que oferece Circuitos Analógicos e de Entrada/Saída (I/O) avançados, construídos sobre essa tecnologia. Essa etapa é essencial para assegurar que o IP de LPDDR6 funcione corretamente antes da produção em larga escala, garantindo conformidade com os padrões JEDEC, que buscam alta eficiência e desempenho.

O uso do nó N2P inclui tecnologias específicas, como as bibliotecas de I/O N2P e as pilhas de metal, que asseguram maior densidade e velocidade. Segundo especialistas, a combinação desses elementos possibilita um LPDDR6 com menor consumo energético por bit processado, além de um footprint menor, beneficiando aplicações de inteligência artificial e plataformas de baixo consumo de energia.

CONTINUA DEPOIS DA PUBLICIDADE

Mais especificamente, o controlador de LPDDR6 promete velocidades elevadas, com capacidade de alcançar até 86 GB/s de banda larga, na prática atingindo cerca de 10,667 Gb/s por pino, conforme especificações do padrão JEDEC. A velocidade máxima teórica, de cerca de 14,4 GB/s por pino, pode chegar a um total de 115 GB/s na configuração de máxima capacidade. Essas melhorias representam um avanço significativo quando comparadas ao padrão LPDDR5, que deve evoluir ainda mais com a tecnologia N2P da TSMC. A expectativa é que o padrão LPDDR6 se torne mais comum no próximo ano, elevando o nível do setor de memória móvel.

Para entender melhor essa evolução, vale conferir como a JEDEC está promovendo o padrão, e também sobre o desenvolvimento de memórias como DDR6, que estão em ritmo acelerado por parte de fabricantes como a Qualcomm e outros, buscando oferecer velocidades superiores, até 17,6 Gbps. Além disso, a nova geração de memórias tem potencial para suportar plataformas que exigem comunicação mais rápida e eficiente, como as de inteligência artificial e dispositivos móveis.

Leia também:

Aplicações e vantagens do LPDDR6 IP da Synopsys

A adoção do LPDDR6 IP da Synopsys no processo N2P da TSMC também inaugura uma nova fase na fabricação de memórias móveis. O design do IP é composto por dois componentes principais: o controlador, responsável pelo protocolo JEDEC e pelo controle de tempo, além das funções de economia de energia, e a interface PHY, que suporta as circuitarias analógicas e de I/O construídas sob a tecnologia N2P. Isso garante uma maior compatibilidade, desempenho e menor consumo energético, facilitando o desenvolvimento de plataformas avançadas.

Assim, essa tecnologia é adequada para áreas como aplicativos on-device de inteligência artificial, dispositivos de baixa potência, notebooks e eletrônicos embarcados, setores que dependem de alta velocidade com eficiência energética. Com a integração do LPDDR6 IP da Synopsys no nó N2P, os fabricantes terão uma solução mais eficiente para atingir altas taxas de transferência e menor consumo, ao mesmo tempo em que otimizam o espaço físico no hardware.

Ainda sobre velocidade, a Synopsys destaca que esse LPDDR6 oferece um desempenho de até 86 GB/s, com uma taxa de transmissão quase igual às capacidades do padrão JEDEC, que é de 10,667 Gb/s por pino. A velocidade de pico, que pode atingir 14,4 GB/s por pino, faz com que o total de banda ultrapasse 115 GB/s, uma melhora notável em relação às gerações anteriores e um passo importante para o desenvolvimento de dispositivos mais rápidos e eficientes.

CONTINUA DEPOIS DA PUBLICIDADE

Embora esse avanço seja fundamental para o futuro das memórias móveis, é importante mencionar que a chegada ao mercado ainda depende de testes adicionais e da produção em larga escala com a tecnologia N2P, que deve tornar as memórias de LPDDR6 padrão nas próximas linhas de dispositivos de alta performance.

Via wccftech.com

André atua como jornalista de tecnologia desde 2009 quando fundou o Tekimobile. Também trabalhou na implantação do portal Tudocelular.com no Brasil e já escreveu para outros portais como AndroidPIT e Techtudo. É formado em eletrônica e automação, trabalhando com tecnologia há 26 anos.